1. Tujuan
Data flip-flop merupakan dasar dari rangkaian utama sebuah memori penyimpan data digital.

 
2.Alat dan bahan
       1. Gerbang NAND

menampilan nilai inverter dari input gerbang AND.jika output gerbang and berupa logika '1' maka pada gerbang nand outputnya akan menjadi logika '0'.
    2. Gerbang NOT


Gerbang NOT hanya memerlukan sebuah Masukan (Input) untuk menghasilkan hanya 1 Keluaran (Output). Gerbang NOT disebut juga dengan Inverter (Pembalik) karena menghasilkan Keluaran (Output) yang berlawanan (kebalikan) dengan Masukan atau Inputnya. Berarti jika kita ingin mendapatkan Keluaran (Output) dengan nilai Logika 0 maka Input atau Masukannya harus bernilai Logika 1. Gerbang NOT biasanya dilambangkan dengan simbol minus (“-“) di atas Variabel Inputnya.
    3. Logicstate

untuk memberikan logika 1 atau 0
    4. Logicprobe 

untuk menampilkan hasil keluaran logika 1 atau 0


3. Materi
         Data flip-flop merupakan pengemangan dari RS flip-flop, pada D flip-flop kondisi output terlarang (tidak tentu) tidak lagi terjadi. Data flip-flop sering juga disebut dengan istilah D-FF sehingga lebih mudah dalampenyebutannya. Data flip-flop merupakan dasar dari rangkaian utama sebuah memori penyimpan data digital. Input atau masukan pada RS flip-flop adalah 2 buah yaitu R (reset) dan S (set), kedua input tersebut dimodifikasi sehingga pada Data flip-flop menjadi 1 buah input saja yaitu input atau masukan D (data) saja. Model modifikasi RS flip-flopmenjadi D flip-flop adalah dengan penambahan gerbang NOT (Inverter) dari input S ke input R pada RS flip-flop seperti telihat pada gambar dasar D flip-flop berikut. 


Gambar Rangkaian Dasar D Flip-Flop


D Flip-Flop,D latch,data flip-flop,teori d ff,eori data flip-flop,fungsi data flip-flop,dasar data flip flop,pengertian data flip flop


       Pada gambar diatas input Set (S) dihubungkan ke input Reset (R) pada RS flip-flop menggunakan sebuah inverter sehingga terbentuk input atau masukan baru yang diberi nama input Data (D). Dengan kondisi tersebut maka RS flip-flop berubah menjadi Data Flip-Flop (D-FF). Pada perkembanganya D flip flop ini ditambahkan dengan input atau masukan control berupa enable/clock seperti ditunjukan pada gambar berikut. 


Gambar Data Flip-FLop Dengan Enable/Clock 


D flipflop clock,d flip flop enable,data flip flop dengan clock,data flip-flop tanpa clock,fungsi clock d flip flop,tabel kebenaran d flip flop


         Gambar diatas memperlihatkan Data flip-flop yang dilengkapi denganmasukan enable/clock. Fungsi input enable/clock diatas adalah untuk menahan data masukan pada jalur Data (input D) agar tidak diteruskan ke rangkaian RS flip-flop

4. Simulasi Rangkaian


prinsip kerja
    Prinsip kerja dari rangkaian Data flip-flop dengan clock diatas adalahsebagai berikut. Apabila input clock berlogika 1 “High” maka input pada jalur data akan di teruskan ke rangkaian RS flip flop, dimana pada saat input jalur Data 1 “High” maka kondisi tersebut adalah Set Q menjadi 1 “High” dan pada saat jalur Data diberikan input 0 “Low” maka kondisi yang terjadi adala Reset Q menjadi 0 “Low”. Kemudian Pada saat input Clock berlogika rendah maka data output pada jalur Q akan ditahan (memori 1 bit) walaupun logika pada jalur input Data berubah. Kondisi inilah yang disebut sebagai dasar dari memor 1 bit. Untuk lebih jelasnya dapat dilihat pada tabel Data flip-flop berikut. Tabel Kebenaran Data Flip-Flop Clock/Enable D Q Q Keterangan 1 0 0 1 Reset Q ke 0 1 1 1 0 Set Q ke 1 0 0 1 0 Menahan kondisi Q terakhir 0 1 1 0 Menahan kondisi Q terakhir Dari tabel kebenaran diatas terlihat bahwa Data flip-flop merupakan dasar dari pembuatan memori digital 1 bit. Data Flip-flop sering juga disebut sebagai D-latch.


5. video




6. link download
Download video disini
Download rangkaian simulasi disini
Download HTML disini
Download data sheet NAND disini
Download data sheet NOT disini

Tidak ada komentar:

Posting Komentar